ENCICLOPEDIA DE RADIOELECTRÓNICA E INGENIERÍA ELÉCTRICA disparadores Enciclopedia de radioelectrónica e ingeniería eléctrica. Enciclopedia de radioelectrónica e ingeniería eléctrica. / Radioaficionado principiante Un disparador es un dispositivo de tipo serie con dos estados de equilibrio estables, diseñado para registrar y almacenar información. Bajo la acción de las señales de entrada, el disparador puede cambiar de un estado estable a otro. En este caso, el voltaje en su salida cambia abruptamente. Como regla general, el flip-flop tiene dos salidas: directa e inversa. El número de entradas depende de la estructura y funciones realizadas por el disparador. De acuerdo con el método de registro de información, los disparadores se dividen en asincrónicos y sincronizados (cronometrados). En disparadores asíncronos, la información se puede registrar continuamente y está determinada por las señales de información que actúan sobre las entradas en un momento dado. Si la información se ingresa en el disparador solo en el momento de la acción de la llamada señal de reloj, dicho disparador se llama sincronizado o cronometrado. Además de las entradas de información, los disparadores cronometrados tienen una entrada de reloj, una entrada de sincronización. En tecnología digital, se aceptan las siguientes designaciones para entradas de disparo:
El RS-flip-flop con dos entradas de instalación, el D-flip-flop con reloj y el T-flip-flop de conteo son los más comunes en dispositivos digitales. Considera la funcionalidad de cada uno de ellos. Disparador RS asíncrono. Dependiendo de la estructura lógica, se distinguen RS-flip-flops con entradas directas e inversas. Sus esquemas y símbolos se muestran en la figura. Los disparadores de este tipo se basan en dos elementos lógicos 2OR-NOT: un disparador con entradas directas (a), 2I-NOT: un disparador con entradas inversas (b). La salida de cada elemento está conectada a una de las salidas del otro elemento. Aquí están las tablas de verdad para cada uno de estos factores desencadenantes.
En tablas (Qt y -Qt indican los niveles que estaban en las salidas del disparador antes de que se aplicaran los llamados niveles activos a sus entradas. Activo. llamar al nivel lógico que actúa en la entrada del elemento lógico y que determina de forma única el nivel lógico de la señal de salida (independiente de los niveles lógicos que actúan en las otras entradas). Para elementos NOR-NOT se toma como nivel activo un nivel alto y para elementos NAND se toma un nivel bajo. Los niveles, cuyo suministro a una de las entradas no conduce a un cambio en el nivel lógico a la salida del elemento, se denominan pasivos. Q nivelest + 1 y -Qt + 1 designar niveles lógicos en las salidas del disparador después de que la información se alimenta a sus entradas. Para flip-flop con entradas Q directast + 1=1 cuando S=1 y R=0; qt + 1=0 en S=0 y R=1; Qt+1= Qt para S=0 y R=0. Con R=S=1, el estado de disparo será indefinido, ya que durante la acción de las señales de información, los niveles Lógicos en las salidas de disparo son los mismos (Qt + 1=-Qt + 1=0), y después del final de su acción, el gatillo puede asumir cualquiera de los estados estables con igual probabilidad. Por lo tanto, dicha combinación está prohibida (y puede desactivar el gatillo). El modo S=1, R=0 se denomina modo de grabación 1 (porque Qt + 1=1); modo S=0 y R=1 - modo de escritura 0. El modo S=0, R=O se denomina modo de almacenamiento de información, ya que la información de salida permanece sin cambios. Para un flip-flop con entradas inversas, el modo de registro lógico 1 se implementa cuando -S=0, -R=1, el modo de registro lógico 0 - cuando -S=1, -R=0. En -S=-R=1 se proporciona almacenamiento de información. La combinación S=R=0 está prohibida. Sin embargo, cabe señalar que los flip-flops RS prácticamente no se utilizan en dispositivos digitales debido a su baja inmunidad al ruido. Flip-flop D sincronizado. Tiene una salida de información y una entrada de sincronización. En la figura se muestra uno de los posibles diagramas de bloques de un flip-flop D de un solo ciclo y su símbolo.
Si el nivel de la señal en la entrada C= 0, el estado de activación es estable y no depende del nivel de la señal en la entrada de información. Al mismo tiempo, los niveles pasivos (-S=-R=3) se alimentan a las entradas del flip-flop RS con entradas inversas (elementos 4 y 1). Al aplicar al nivel de sincronización de entrada C=1, la información en la salida directa repetirá la información suministrada a la entrada D. Así, cuando C=0 Qt + 1=Qt, C=1Qt + 1=D). La tabla de verdad de un disparador D cronometrado se ve así:
Aquí Qt significa el nivel lógico en la salida directa antes de que se aplique el pulso de reloj, y Qt + 1 - nivel lógico en esta salida después de aplicar el pulso de sincronización. La figura 3 muestra los diagramas de tiempo de un flip-flop D sincronizado. En dicho disparador, la señal de salida se retrasa con respecto a la señal de entrada. tiempo de pausa entre señales de reloj. Para el funcionamiento estable del disparador, es necesario que la información en la entrada no cambie durante el pulso del reloj. Los flip-flops D sincronizados pueden tener control potencial y dinámico. Para el primero de ellos, la información se registra durante el tiempo en el que el nivel de señal C=1. En flip-flops con control dinámico, la información se registra solo durante la caída de voltaje en la entrada de sincronización. Las entradas dinámicas se representan en los diagramas como un triángulo. Si la parte superior del triángulo mira hacia el microcircuito, entonces el gatillo se activa por el frente del pulso de entrada, si es de él, por el corte. Incluso en los diagramas encontrará / y \ designaciones para el primero, respectivamente, el frente, el segundo declive. En tal disparador, la información de entrada puede retrasarse un ciclo en relación con la información de entrada.
Flip-flop de conteo figura 4, a. También se le llama flip-flop con una entrada de conteo. Tiene una entrada de control T y dos salidas Q y -Q. La información en la salida de dicho disparador cambia su signo al opuesto con cada caída de voltaje positiva (o negativa) en la entrada. Se puede crear un disparador de este tipo sobre la base de un disparador D sincronizado si su salida inversa está conectada a una entrada de información (Fig. 4b). Como se puede ver en el diagrama de la Figura 4, c, la frecuencia de la señal en la salida del flip-flop en T es dos veces menor que la frecuencia de la señal en la entrada, por lo que este disparador se puede usar como un divisor de frecuencia y un contador binario. En la serie de microcircuitos producidos, también hay flip-flops JK universales. Con la conexión adecuada de la lógica de entrada, el flip-flop JK puede realizar las funciones de cualquier otro tipo de flip-flop. Autor: -=GiG=-, gig@sibmail; Publicación: cxem.net Ver otros artículos sección Radioaficionado principiante. Lee y escribe útil comentarios sobre este artículo. Últimas noticias de ciencia y tecnología, nueva electrónica: Cuero artificial para emulación táctil.
15.04.2024 Arena para gatos Petgugu Global
15.04.2024 El atractivo de los hombres cariñosos.
14.04.2024
Otras noticias interesantes: ▪ Vendaje inteligente para heridas crónicas ▪ Pantalla NEC MultiSync X84UHD de 841" con resolución de 3840x2160 ▪ Los bebedores de café y té son genéticamente diferentes Feed de noticias de ciencia y tecnología, nueva electrónica
Materiales interesantes de la Biblioteca Técnica Libre: ▪ sección del sitio Trabajos eléctricos. Selección de artículos ▪ artículo La matriz que dio a luz al reptil todavía es capaz de dar fruto. expresión popular ▪ artículo ¿Por qué el Zhiguli a la venta en Europa pasó a llamarse Lada? Respuesta detallada ▪ artículo Señales de un cambio en las inclemencias del tiempo para despejar. Consejos de viaje ▪ artículo Fotografía inusual. experiencia química
Deja tu comentario en este artículo: Todos los idiomas de esta página Hogar | Biblioteca | Artículos | Mapa del sitio | Revisiones del sitio www.diagrama.com.ua |