ENCICLOPEDIA DE RADIOELECTRÓNICA E INGENIERÍA ELÉCTRICA Cambio de fase automático. Enciclopedia de radioelectrónica e ingeniería eléctrica. Enciclopedia de radioelectrónica e ingeniería eléctrica. / Relojes, temporizadores, relés, interruptores de carga En la economía nacional, los equipos alimentados por una red trifásica son muy utilizados, lo que exige el cumplimiento del orden de secuencia de fases. Por lo general, esto se logra mediante la conmutación adecuada de los cables, pero durante diversas reparaciones, cuando se utilizan cables de alimentación adicionales o tableros de distribución temporales, durante la conmutación, a menudo se producen perturbaciones en la secuencia de fases que pueden causar fallas en el equipo. El dispositivo propuesto (Fig. 1) proporciona la secuencia de fase correcta en la carga con un orden arbitrario de su conexión a una red trifásica. El cambio de fase automático funciona así. La media onda negativa de la tensión sinusoidal de la fase A pasa por el diodo VD1 y crea en él una caída de tensión de unos 0,7 V. El LED del optoacoplador VU1.1 no se enciende, ya que se le aplica una tensión inversa, el el fototransistor del optoacoplador está cerrado. La semionda positiva de la tensión sinusoidal de la fase A atraviesa el LED del optoacoplador VU1.1 y lo hace brillar. El fototransistor del optoacoplador VU1.1 se abre y aparece un nivel de alto voltaje en su emisor (pin 8). El ancho de los pulsos en el emisor corresponde prácticamente a la duración del semiciclo de la señal de entrada. La media onda negativa de la fase B (C) pasa por el diodo VD2. el LED del optoacoplador VU1.2 no está encendido y, por lo tanto, el pin 5 está bajo. Con una media onda positiva, la corriente fluye a través del LED VU1.2, el transistor de este optoacoplador está abierto y en el pin 5 VU1.2 hay un nivel alto que va a las entradas de reloj del disparador DD2. Se necesitan diodos VD1, VD2 para eliminar el alto voltaje inverso en los LED de los optoacopladores VU1.1 y VU1.2. La señal de salida del optoacoplador VU1.1 se alimenta a la entrada de información del disparador superior DD2 y al circuito integrador R7-C1. Los pulsos de reloj establecen ambos flip-flops en estados correspondientes a los niveles en sus entradas de información en esos momentos. Los cambios en el estado de los disparadores ocurren en los frentes de los pulsos del reloj (transiciones 0 - 1). Así, en la salida directa (pin 1) del circuito disparador DD2 superior, el estado es "1" (nivel alto) si la resistencia R3 está conectada a la fase B, y "0" (nivel bajo) si está conectada a fase C. La fase , a la que está conectada la resistencia R1, siempre se toma como fase A. Esta información es suficiente para conectar correctamente la carga a la red. El circuito de control de arranque se muestra en la Fig.2. Las señales de las salidas directa e inversa del disparador superior se alimentan a las entradas de los elementos lógicos DD1.3 y DD1.4 (Fig. 1). Las segundas entradas de estos elementos están conectadas a la salida directa del disparador inferior DD2. El elemento lógico DD1.1 junto con el circuito integrador R7-C1 retrasa la señal durante el tiempo que se enciende el dispositivo. Los elementos DD1.1, DD1.2 junto con el condensador C2 forman un disparador Schmitt, que genera señales con frentes pronunciados. Aparece un nivel bajo en la salida de DD1.1 cuando sus entradas son "1". Esto sucede cuando el voltaje en el capacitor C1 excede la mitad del voltaje de suministro. Con las clasificaciones R7 y C1 indicadas en el diagrama, aparece "1" en la entrada de información D del disparador inferior DD2 aproximadamente 1 s después de que se aplica el voltaje al interruptor. La exposición es necesaria para evitar el encendido repetido a corto plazo de la carga, por ejemplo, con contactos no confiables o chispas, lo que a menudo ocurre con conexiones temporales a la red. Cuando la red se apaga por un corto tiempo, el optoacoplador VU1.1 no funciona, las resistencias R5 ... R7 son "0", y el capacitor C1 se descarga rápidamente a través de las resistencias R6, R7. Esto conduce a la aparición de "0" en la entrada de información (pin 9) del disparador inferior DD2, que se transmite a la salida del disparador (pin 13). Como resultado, las salidas de los elementos DD1.3 y DD1.4 se ponen a "1". transistores VT1. VT2 se cierran y ambos nabos, K1 y K2, se sueltan. Por lo tanto, la carga está desenergizada. Con la reanudación de la fuente de alimentación, el retardo de tiempo se repite. La cadena R8-C3 establece ambos flip-flops en su estado inicial cuando se enciende la alimentación. Durante el funcionamiento normal del interruptor, aparece un nivel bajo solo en una salida de los elementos DD1.3 o DD1.4. Se excluye la aparición simultánea de un nivel bajo en sus salidas, porque están controlados por señales en contrafase del disparador superior DD2. El dispositivo está ensamblado en una placa de circuito impreso de doble cara, cuyo dibujo y la ubicación de los elementos se muestran en las Fig. 3 y 4. Literatura
Autores: V.Kalashnik, N.Cheremisinova, Voronezh Ver otros artículos sección Relojes, temporizadores, relés, interruptores de carga. Últimas noticias de ciencia y tecnología, nueva electrónica: Cuero artificial para emulación táctil.
15.04.2024 Arena para gatos Petgugu Global
15.04.2024 El atractivo de los hombres cariñosos.
14.04.2024
Otras noticias interesantes: ▪ Avance en la regeneración de extremidades ▪ Los sonidos súper bajos hacen que la gente baile ▪ Arquitectura del procesador LoongArch ▪ Monitor IR3720 con tecnología de control de potencia Feed de noticias de ciencia y tecnología, nueva electrónica
Materiales interesantes de la Biblioteca Técnica Libre: ▪ sección del sitio Amplificadores de baja frecuencia. Selección de artículos ▪ artículo Por supuesto, lo prometí, pero hay un límite para todo. expresión popular ▪ Artículo de enfermera. Instrucción estándar sobre protección laboral
Deja tu comentario en este artículo: Todos los idiomas de esta página Hogar | Biblioteca | Artículos | Mapa del sitio | Revisiones del sitio www.diagrama.com.ua |